English
| 正體中文 |
简体中文
|
全文筆數/總筆數 : 64178/96951 (66%)
造訪人次 : 9681781 線上人數 : 13882
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by
NTU Library & TKU Library IR team.
搜尋範圍
全部機構典藏
工學院
電機工程學系暨研究所
--會議論文
查詢小技巧:
您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
進階搜尋
主頁
‧
登入
‧
上傳
‧
說明
‧
關於機構典藏
‧
管理
淡江大學機構典藏
>
工學院
>
電機工程學系暨研究所
>
會議論文
>
依題名瀏覽
依日期瀏覽
依作者瀏覽
資料載入中.....
鄰近類別
期刊論文
[
1395
/1506]
專書
[
21
/27]
專書之單篇
[
11
/19]
研究報告
[
138
/460]
學位論文
[
815
/815]
專利
[
43
/186]
視聽著作
[
0
/1]
其他
[
4
/5]
類別統計
近3年內發表的文件: 43(2.04%)
含全文筆數: 963(45.77%)
文件下載次數統計
下載大於0次: 963(100.00%)
下載大於10次: 963(100.00%)
檔案下載總次數: 428694(34.57%)
最後更新時間: 2025-05-30 16:14
上傳排行
資料載入中.....
下載排行
資料載入中.....
最近上傳
Humanoid robot design for expressiv...
多自由度機器人身體開發及人體姿態辨識之人機連動
基於張量處理之即時物件偵測應用於大型人形機器人
基於深度強化學習之無人載具對未知環境的路徑規劃
人形機器人之高低地面的最佳踏點規劃與平衡行走控制
Uneven terrain walking of biped rob...
Design of Internet of Things Sensor...
A Hierarchical Tree-Structured Cont...
A Hierarchical Tree-Structured Cont...
A 5 Gb/s Receiver with Decision Fee...
跳至:
[
中文
] [
數字0-9
] [
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
]
請輸入前幾個字:
顯示項目1-10 / 2102. (共211頁)
1
2
3
4
5
6
7
8
9
10
>
>>
每頁顯示[
10
|
25
|
50
]項目
日期
題名
作者
2012-07-15
A 0.3V 1kb Sub-Threshold SRAM for Ultra-Low-Power Application in 90nm CMOS
Yang, Wei-Bin
1997-08
A 1.2V 32-bit CMOS Adder Design Using Conventional 5V CMOS Process
Cheng, Kuo-Hsing
;
Yee, Liow Yu
;
Liaw, Yii-Yih
;
Yang, Wei-Bin
1997-11-29
1.2V low-power dynamic complementary-pass-transistor logic
鄭國興
;
Cheng, Kuo-hsing
;
Chen, Jian-hung
1997-08
A 1.2V Low-Power TSPC Complementary Pass-Transistor Logic
Cheng, Kuo-Hsing
;
Chen, Jian-Hung
2013-06
A 1.8-V 4-ppm oC Reference Current with Process and Temperature
Yang, Wei-Bin
;
Hong, Ming-Hao
;
Yeh, Sheng-Shuh
2013-11-05
A 1.8-V Temperature Coefficient is 4.36-ppm/°C Bandgap Reference Current with Process Calibration
Yang, Wei-Bin
2011
10 Gb/s 再次調變方案之設計與實現
吳帛霖
;
楊淳良
;
李三良
;
林淑娟
2017-05-13
A 12-bit 600MS/s CT ΣΔ ADC for Ultrasound System Applications
Yang, Wei-Bin
2024-07-30
A 14-Bit 260-kHz BW Second-Order NS SAR ADC with Signal Charge Redistribution TechniqueA 14-Bit 260-kHz BW Second-Order NS SAR ADC with Signal Charge Redistribution Technique
3. Chuang-Hsuan Chueh, Yun-Chieh Chang, Hsin-Liang Chen, Hsiao-Hsing Chou, and Jen-Shiun Chiang
2003-08
A 14-Bit, 200 MS/S Digital-To-Analog Converter Without Trimming
Cheng, Kuo-Hsing
;
Li, Po-Yu
;
Chen, Tsung-Shen
顯示項目1-10 / 2102. (共211頁)
1
2
3
4
5
6
7
8
9
10
>
>>
每頁顯示[
10
|
25
|
50
]項目
DSpace Software
Copyright © 2002-2004
MIT
&
Hewlett-Packard
/
Enhanced by
NTU Library & TKU Library IR teams.
Copyright ©
-
回饋