English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 49200/83641 (59%)
造访人次 : 7097291      在线人数 : 45
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library & TKU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻

    子类别

    期刊論文 [803/1180]
    會議論文 [778/1849]
    專書 [14/18]
    專書之單篇 [10/18]
    研究報告 [121/439]
    學位論文 [758/758]
    專利 [31/128]
    視聽著作 [0/1]
    其他 [4/5]

    社群统计


    近3年内发表的文件: 355(8.08%)
    含全文笔数: 2519(57.30%)

    文件下载次数统计
    下载大于0次: 2514(99.80%)
    下载大于10次: 2417(95.95%)
    全文下载总次数: 598939(6.43%)

    最后更新时间: 2017-11-25 00:48

    上传排行

    数据加载中.....

    下载排行

    数据加载中.....

    RSS Feed RSS Feed

    跳至: [中文]   [数字0-9]   [ A B C D E F G H I J K L M N O P Q R S T U V W X Y Z ]
    请输入前几个字:   

    显示项目1-10 / 4394. (共440页)
    1 2 3 4 5 6 7 8 9 10 > >>
    每页显示[10|25|50]项目

    日期题名作者
    2012-07-15 A 0.3V 1kb Sub-Threshold SRAM for Ultra-Low-Power Application in 90nm CMOS Yang, Wei-Bin
    2011-01 A 0.5 V 320 MHz 8 bit×8 bit pipelined multiplier in 130 nm CMOS process Yang, Wei-Bin; Liao, Chao-Cheng;
    2006 0.9V以下低電壓應用於寬頻之低通三角積分調變器之研製 郭建宏
    2005 0.9V低電壓多位元高解析度低通三角積分調變器之研製 郭建宏
    1997-08 A 1.2V 32-bit CMOS Adder Design Using Conventional 5V CMOS Process Cheng, Kuo-Hsing; Yee, Liow Yu;
    1997-11-29 1.2V low-power dynamic complementary-pass-transistor logic 鄭國興; Cheng, Kuo-hsing;
    1997-08 A 1.2V Low-Power TSPC Complementary Pass-Transistor Logic Cheng, Kuo-Hsing; Chen, Jian-Hung
    2013-06 A 1.8-V 4-ppm oC Reference Current with Process and Temperature Yang, Wei-Bin; Hong, Ming-Hao;
    2011 10 Gb/s 再次調變方案之設計與實現 吳帛霖; 楊淳良;
    2011 100年度計畫「網路通訊重點領域學程推廣計畫」- 通訊系統學程 李維聰

    显示项目1-10 / 4394. (共440页)
    1 2 3 4 5 6 7 8 9 10 > >>
    每页显示[10|25|50]项目

    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library & TKU Library IR teams. Copyright ©   - 回馈