English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 49064/83169 (59%)
造訪人次 : 6958590      線上人數 : 70
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library & TKU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋

    子類別

    期刊論文 [803/1175]
    會議論文 [778/1838]
    專書 [14/18]
    專書之單篇 [10/18]
    研究報告 [121/439]
    學位論文 [758/758]
    專利 [28/125]
    視聽著作 [0/1]
    其他 [4/5]

    社群統計


    近3年內發表的文件: 345(7.88%)
    含全文筆數: 2516(57.48%)

    文件下載次數統計
    下載大於0次: 2488(98.89%)
    下載大於10次: 2389(94.95%)
    檔案下載總次數: 582785(6.45%)

    最後更新時間: 2017-09-22 01:48

    上傳排行

    資料載入中.....

    下載排行

    資料載入中.....

    RSS Feed RSS Feed

    跳至: [中文]   [數字0-9]   [ A B C D E F G H I J K L M N O P Q R S T U V W X Y Z ]
    請輸入前幾個字:   

    顯示項目1-10 / 4375. (共438頁)
    1 2 3 4 5 6 7 8 9 10 > >>
    每頁顯示[10|25|50]項目

    日期題名作者
    2012-07-15 A 0.3V 1kb Sub-Threshold SRAM for Ultra-Low-Power Application in 90nm CMOS Yang, Wei-Bin
    2011-01 A 0.5 V 320 MHz 8 bit×8 bit pipelined multiplier in 130 nm CMOS process Yang, Wei-Bin; Liao, Chao-Cheng;
    2006 0.9V以下低電壓應用於寬頻之低通三角積分調變器之研製 郭建宏
    2005 0.9V低電壓多位元高解析度低通三角積分調變器之研製 郭建宏
    1997-08 A 1.2V 32-bit CMOS Adder Design Using Conventional 5V CMOS Process Cheng, Kuo-Hsing; Yee, Liow Yu;
    1997-11-29 1.2V low-power dynamic complementary-pass-transistor logic 鄭國興; Cheng, Kuo-hsing;
    1997-08 A 1.2V Low-Power TSPC Complementary Pass-Transistor Logic Cheng, Kuo-Hsing; Chen, Jian-Hung
    2013-06 A 1.8-V 4-ppm oC Reference Current with Process and Temperature Yang, Wei-Bin; Hong, Ming-Hao;
    2011 10 Gb/s 再次調變方案之設計與實現 吳帛霖; 楊淳良;
    2011 100年度計畫「網路通訊重點領域學程推廣計畫」- 通訊系統學程 李維聰

    顯示項目1-10 / 4375. (共438頁)
    1 2 3 4 5 6 7 8 9 10 > >>
    每頁顯示[10|25|50]項目

    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library & TKU Library IR teams. Copyright ©   - 回饋