English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 51931/87076 (60%)
造訪人次 : 8476076      線上人數 : 191
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library & TKU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋
    請使用永久網址來引用或連結此文件: http://tkuir.lib.tku.edu.tw:8080/dspace/handle/987654321/76917


    題名: 次微微秒解析度之時間數位轉換器電路研製
    其他題名: Design of a Time-To-Digital Converter with Resolution of Sub-Pico Second
    作者: 施鴻源
    貢獻者: 淡江大學電機工程學系
    關鍵詞: time-to-digital converter;TDC;all-digital phase-locked loop;ADPLL;analog-to-digital converter;ADC
    日期: 2011-08
    上傳時間: 2012-05-22 21:53:54 (UTC+8)
    摘要: 隨著半導體製程之進步,電晶體的操作速度越來越快。相反的,電晶體的操作電壓卻 越來越低,使得以往在電壓域(Voltage Domain)設計電路變得越來越困難。尤其是在 類比數位轉換器的設計上,要達到高解析度變得十分困難。反之,由於電晶體的操作 速度越來越快,因此在時間域(Time domain)上處理訊號可達到的解析度越來越高。因 此運用時間數位轉換器處理訊號可達具有高解析度、省電、快速等優點。本計畫目的 在於發展一解析度小於1ps 之時間數位轉換器,可廣泛應用於類比數位轉換器、全數 位鎖相迴路(ADPLL)的設計上。並具有縮小晶片面積、省電等優點。
    Advanced semiconductor process leads transistors featured high speed and low operating voltage. Low operating voltage results in difficulty of high resolution in voltage domain, especially for design of analog-to-digital converters (ADCs). On the contrary, Transistors featured high speed lead to high resolution in time domain. Therefore, the purpose of this project is to develop a time-to-digital converter (TDC) with resolution of sub-pico second applying in analog-to-digital converters (ADCs) and all-digital phase-locked loop (ADPLL). The time-to-digital converter also features low power and small chip area.
    顯示於類別:[電機工程學系暨研究所] 研究報告

    文件中的檔案:

    沒有與此文件相關的檔案.

    在機構典藏中所有的資料項目都受到原著作權保護.

    TAIR相關文章

    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library & TKU Library IR teams. Copyright ©   - 回饋