淡江大學機構典藏:Item 987654321/7646
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 64188/96967 (66%)
造访人次 : 11338705      在线人数 : 120
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library & TKU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: https://tkuir.lib.tku.edu.tw/dspace/handle/987654321/7646


    题名: 超大積體電路之低功率及快速測試架構之探討
    其它题名: A Novel Hardware Architecture for Low Power and Rapid Testing of VLSI Circuits
    作者: 饒建奇
    贡献者: 淡江大學電機工程學系
    关键词: 內建自我測試;輸出回應訊號分析器;測試向量產生器;線性回溯移位暫存器
    日期: 2007
    上传时间: 2010-04-15 14:36:05 (UTC+8)
    摘要: 由於製程與封裝技術快速發展,使得單晶片系統成為一個趨勢,它是將整個系統所能執 行的功能都由一矽晶片來實現,以至於要從外部來測試系統有沒有發生錯誤和缺陷變的非常 困難了。所以大部份的設計者在設計晶片的過程中就會將測試的電路也一併加入,也就是所 謂的可測試設計。內建自我測試是屬於可測試設計的其中一種方法。BIST 的架構裡包含了輸 出回應訊號分析器,測試向量產生器,在此我們所使用的是線性回溯移位暫存器,來當作測 試向量產生器。 由於測試向量是由假性隨機測試向量產生器所產生的,所以需要比較長的時間以及較多 的功率消耗,另外,亦無法得到較高的錯誤涵蓋率,而且一些無效的測試向量也會使得測試 時間變長,因此為了縮短測試長度,亦即測試時間降低以及測試期間的功率消耗,我們修改 了掃瞄鏈架構,使其可以依照測試需求而縮短長度,另外我們也使用ATPG 產生的關鍵測試 向量來做掃瞄電路架構的更改,進而改進整理測試長度以及錯誤涵蓋率。 在本計劃中,我們修改傳統BIST 測試環境,以及提出搭配的近似演算法。本計畫可以 降低測試應用時間以及測試功率的消耗。經過我們提出的演算法後,我們會將測試向量分成 數個測試組合排程,然後將此結果對應至我們提出的硬體架構。
    显示于类别:[電機工程學系暨研究所] 研究報告

    文件中的档案:

    档案 描述 大小格式浏览次数
    962221E032058.pdf192KbAdobe PDF740检视/开启

    在機構典藏中所有的数据项都受到原著作权保护.

    TAIR相关文章

    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library & TKU Library IR teams. Copyright ©   - 回馈