English
| 正體中文 |
简体中文
|
全文筆數/總筆數 : 64178/96951 (66%)
造訪人次 : 10720311 線上人數 : 19420
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by
NTU Library & TKU Library IR team.
搜尋範圍
全部機構典藏
工學院
電機工程學系暨研究所
--會議論文
查詢小技巧:
您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
進階搜尋
主頁
‧
登入
‧
上傳
‧
說明
‧
關於機構典藏
‧
管理
淡江大學機構典藏
>
工學院
>
電機工程學系暨研究所
>
會議論文
>
Item 987654321/118311
資料載入中.....
書目資料匯出
Endnote RIS 格式資料匯出
Bibtex 格式資料匯出
引文資訊
請使用永久網址來引用或連結此文件:
https://tkuir.lib.tku.edu.tw/dspace/handle/987654321/118311
題名:
測試壓縮運用單輸入通道和多個擴展比
作者:
陳冠彣
;
饒建奇
關鍵詞:
片上系統
;
多重擴展比
;
單測試輸入
;
system-on-a-chip
;
multiple expansion ratio
;
single input
日期:
2019-11-08
上傳時間:
2020-03-17 12:10:27 (UTC+8)
摘要:
在現今的片上系統(SOC)設計中,由於現代積體電路(IC)複雜性的迅速增長,伴隨而來的是大量的測試資料以及測試時間的增加,由於測試通道容量的不足以及自動測試設備( Automatic Test Equipment, ATE)的記憶體限制。因此掃描測試數據壓縮顯得特別重要。
本文展示了單輸入通道多掃描鏈擴展比如何有助於在片上系統中獲得高測試數據壓縮,單輸入通道利用一連串的D-flip flop(DFF)將測試資料擴展到各個掃描鏈,這可以減少面積開銷以及能有效且大量的減少測試資料的使用,而多重掃描鏈擴展比能提高整體測試壓縮比以及縮短測試應用時間,首先掃描鏈在高擴展比底下呈現數量較多且長度較短的狀態,接著透過掃描鏈相互連接來降低擴展比以測得在高擴展比底下不能偵測到的錯誤。並且在連接過程中考慮掃描鏈的長度,以減少測試應用時間。
顯示於類別:
[電機工程學系暨研究所] 會議論文
文件中的檔案:
檔案
大小
格式
瀏覽次數
index.html
0Kb
HTML
107
檢視/開啟
在機構典藏中所有的資料項目都受到原著作權保護.
TAIR相關文章
DSpace Software
Copyright © 2002-2004
MIT
&
Hewlett-Packard
/
Enhanced by
NTU Library & TKU Library IR teams.
Copyright ©
-
回饋